Questão – Risc x Cisc

ATENÇÂO! O cupom “TIMASTERS” proporciona 15% de desconto no Mapas e Questões (http://goo.gl/k33rq)

TRT 23a.R – Analista de Sistemas/2007

5. Na Arquitetura RISC,

a) as instruções geradas pelos compiladores são armazenadas na memória ROM e para serem executadas na CPU devem ser inicialmente interpretadas pelos microprogramas.

b) as instruções são interpretadas por microprogramas e posteriormente armazenadas na CPU.

c) as instruções, na sua maioria, necessitam de mais de um ciclo de máquina para serem executadas.

d) o código gerado pelos compiladores é constituído de instruções complexas, armazenados na memória EPROM.

e) as instruções geradas pelos compiladores são armazenadas na memória RAM.

Mapa Mental:

Risc x Cisc

Risc x Cisc

Este mapa faz para do ebook Informática – Parte 1 – Arquitetura e Sistemas Operacionais [Conteúdo completo]

Comentário:

* Não há microprograma para interpretar as instruções.
* Existe um conjunto reduzido de instruções simples RISC parecidas com as microinstruções da arquitetura CISC.
* O código gerado pelos compiladores é constituído de instruções simples desse conjunto reduzido. Essas instruções são armazenadas na memória RAM, buscadas e executadas diretamente em hardware na CPU, semnenhuma interpretação.
* As instruções são executadas na sua maioria em apenas um ciclo da máquina.

Gabarito: E

Referência:
http://www.ime.usp.br/~song/mac412/oc-risc.pdf
http://www.inf.ufsc.br/~lucia/Arquivos-INE5607/anterior/Risc-Cisc.pdf

———————

Mapas&Questõesmapas mentais para concursos

»crosslinked«

Terezinha

Bacharel em Ciência da Computação (UFRN), servidora pública estadual na Secretaria Executiva de Fazenda de Alagoas.

Você pode gostar...

Deixe uma resposta

O seu endereço de e-mail não será publicado. Campos obrigatórios são marcados com *